奕斯伟计算推出多核多架构risc-v 内核r520a

奕斯伟计算推出了一款全球首款通过ASIL-D认证的多核多架构RISC-V内核R520A。这标志着RISC-V内核在功能安全领域达到了新高度。R520A将成为引领未来功能安全技术的标杆。R520A的高性能和实时性需求让它成为汽车、机器人、高速存储系统和工业控制领域的理想选择。这款CPU IP产品还通过了DMIPS、CoreMarks和MHz的性能测试,展现出卓越的架构设计和低延迟表现。R520A提供了三种不同的顶层架构结构:SNGL、SPLK和DCLS,以满足客户多样化的需求。在DCLS架构下,R520A最多可以支持4个ASIL-D核心。而在SPLK架构下,R520A可以支持2个ASIL-D核心或者4个ASIL-B核心。为了进一步证明其功能安全设计、硬件可靠性和故障容错能力达到国际最高标准,R520A成功通过了德国莱茵TÜV的ASIL-D功能安全认证。这项认证是针对汽车行业制定的最高安全等级标准。除了性能方面的优势外,R520A还给客户提供了高安全性、高开放性、高定制化和高性价比的解决方案。在L4/L5级自动驾驶、高端医疗器械和航空航天等高安全需求市场中,RISC-V已经展现出广泛的应用前景。奕斯伟计算与德国莱茵TÜV签署了战略合作协议,在功能安全、网络安全、人工智能与可靠性技术服务等领域展开深度合作。未来奕斯伟计算将继续深耕RISC-V技术创新和产品研发,为中国集成电路产业做出更大贡献。